TehnologijeElektronika

T flip-flop. Princip delovanja je funkcionalna vezje

Sprožiti - preprosta naprava je digitalni stroj. Ima dve stanja stabilnosti. Eden od teh pogojev je dodeljena vrednost "1" in drugi "0". Stanje naprave in vrednost binarne podatke, ki so v njem shranjeni, se izhodni signali določajo: Neposredno in navzdol. V primeru, ko je neposredna izhodna potencial svoj sedež, ki ustreza logiki eno, potem stanje flip-flop imenuje enota (možna v obrnjenem izhodu ustreza logično ničlo). Če je neposredna izhodna ni potencial, potem je pogoj sprožilec imenuje nič.

Sprožilci so razvrščeni z naslednjimi značilnostmi:

1. Z metodo evidentiranje podatkov (sinhrono in asinhrono).

2. Za informacijo kontrole (statistike, dinamično, enostopenjski, večstopenjsko).

3. Kot realizacijo logičnih povezav (JK-flip-flop, RS-sproži T flip-flop D-flip-flop in druge vrste).

Glavni parametri vseh vrst sprožilcev so: maksimalno trajanje vhodnega signala, časovni zamik, potreben za preklop flip-flop, in omogoča čas delovanja.

V tem članku, kaj je govoril o tej vrsti naprave, kako - T flip-flop. Take sprožilcev imajo samo eno podatke (T) vhod, ki se imenuje vhod štetja. To spreminja svojo isostoyanie po sprejemu v štetje (T) vhod vsakega krmilnega signala.

Po prehodnem mizi, se pravo delovanje takih natikačih opisal karakteristično enačbo: Q (t + 1) = TtQ't V T'tQt. Iz enačbe je razvidno, da je pri uporabi za vhod (T) logika nič, T flip-flop bo obdržal svoj status pulz izhodno enoto v obratnem vrstnem redu.

Q t T T Q (t + 1)
0 0 0
0 1 1
1 0 1
1 1 0

Iz tabele je razvidno, da T-flip-flop izvede operacijo adicijske, kar je povzročilo naslovu tega sprožilca štetje, njegova lista (T) Vhod štetja. Nivo signala na vhodu zapaha dvakrat pojavi tako pogosto, kot je na izhodu (Q). Skladno s T-flip-flop uporablja kot frekvenčnega delilnika.

T-sprožilec tipa asinhroni se lahko izdela na osnovi dvostopenjskih RS flip-flop z dodatnimi povezavami, in sicer: sprožilni izhod (Q) mora biti priključen na vhod (R), in izhodno (Q) z vložkom (S). vnos podatkov (T) bodo sinhroni vhod (C).

Slika prikazuje T-flip-flop. Shema funkcionalna.

V začetnem stanju, se vhodni podatki flip-flop (R in S) dovaja raven logika nič, kadar se uporablja za števec (T) vhod logičnega nič bi prišlo trajno stanje kopijo prvega flip-flop druge flip-flop, saj bo IN BREZ elementa dobimo eno raven logično o vhod drugega flip-flop. Če T-flip-flop v stanju enotnosti, potem vložki (R in S) se dovaja k stopnji nič in ena oz. O dovoljenju za vnos števca prvega signala, enako logično ena, ki je napisana v prvi flip-flop logično enoto. Stanje drugega flip-flop ne spremeni, saj je stopnja nič od proizvodnje NAND vrata ne blokira njegovo stanje. Po odstranitvi vhod za štetje impulzov (T) se nastavi na nič, in drugi sprožilni stikali za logiko eno.

Na sliki T-sinhroni sprožilca. Shema funkcionalna.

Sinhrono T natikači uporabljamo, kadar je to potrebno, da predstavlja zaporedje logična potencial na vhodu T flipflop.

Similar articles

 

 

 

 

Trending Now

 

 

 

 

Newest

Copyright © 2018 sl.atomiyme.com. Theme powered by WordPress.